网上多核/众核系统的网络结构和映射算法(英文版)

网上多核/众核系统的网络结构和映射算法(英文版)
分享
扫描下方二维码分享到微信
打开微信,点击右上角”+“,
使用”扫一扫“即可将网页分享到朋友圈。
作者: , ,
出版社: 科学出版社
2020-05
版次: 1
ISBN: 9787030644169
定价: 98.00
装帧: 平装
  • Contents

    Preface

    1 Introduction to NoC 1

    1.1 Development of Computer Architecture 1

    1.2 Chip Multiprocessor 3

    1.3 On-chip Structure and NoC 6

    1.4 Summary 10

    2 Hybrid Network and Bus On-Chip Interconnection 11

    2.1 Introduction 11

    2.2 Hybrid On-chip Interconnection with NoC and the Bus 13

    2.2.1 Motivation 13

    2.2.2 On-Chip Structure 14

    2.2.3 Support for Thread Scheduling 15

    2.2.4 Experiments and Results 16

    2.3 Dynamic Configurable On-Qiip Network with the Hybrid Bus and Networks 18

    2.3.1 Motivation 18

    2.3.2 Bus/NoC Hybrid Interconnection 19

    2.3.3 Component Design 21

    2.3.4 Experiment and Results 23

    2.4 Summary 28

    3 On-Chip Structure and Optimizations 30

    3.1 Introduction 30

    3.2 Dynamic Reconfigurable Networks for I/O-Supported Parallel Applications 31

    3.2.1 Background 31

    3.2.2 Architecture Design 33

    3.2.3 Implementation 37

    3.2.4 Experiments and Analysis 42

    3.3 Critical Path-Driven Routers for the On-Chip Network 46

    3.3.1 Background 46

    3.3.2 Motivation 48

    3.3.3 Architecture 51

    3.3.4 Implementation 53

    3.3.5 Experiments and Analysis 56

    3.4 Transmission Bypass Optimization for On-Chip Cores 60

    3.4.1 Background 60

    3.4.2 Motivation 61

    3.4.3 Design 62

    3.4.4 Implementation 65

    3.4.5 Experiments and Analysis 68

    3.5 Summary 75

    4 On-Chip Networked Memory System for NoC 77

    4.1 Introduction 77

    4.2 Network Main Memory Architecture for NoC 78

    4.2.1 Background 78

    4.2.2 Motivation 80

    4.2.3 Basic NMM Architecture 81

    4.2.4 Management of NMM and Software Model 85

    4.2.5 Experiments and Analysis 87

    4.3 Distributed Memory Management Units Architecture for NoC 94

    4.3.1 Background 94

    4.3.2 Motivation 98

    4.3.3 Architecture Model 100

    4.3.4 Experiments and Analysis 104

    4.4 Summary 108

    5 Efficient Task Mapping Algorithm with Low-Power Design for NoC 110

    5.1 Introduction 110

    5.2 Efficient Task Mapping Algorithm with Power-Aware Optimization for NoC 111

    5.2.1 Background Ill

    5.2.2 Motivation 112

    5.2.3 System Model 114

    5.2.4 Proposed Algorithm Design 119

    5.2.5 Experiments and Analysis 129

    5.3 Energy-Efficient Design of the Microkernel-Based On-Chip OS for NoC 133

    5.3.1 Background 133

    5.3.2 Motivation 134

    5.3.3 Design Overview 136

    5.3.4 Distributed On-Chip Operating System 139

    5.3.5 Experimental Results and Analysis 144

    5.4 Summary 151

    6 Conclusions 153

    References 156
  • 目录:
    Contents

    Preface

    1 Introduction to NoC 1

    1.1 Development of Computer Architecture 1

    1.2 Chip Multiprocessor 3

    1.3 On-chip Structure and NoC 6

    1.4 Summary 10

    2 Hybrid Network and Bus On-Chip Interconnection 11

    2.1 Introduction 11

    2.2 Hybrid On-chip Interconnection with NoC and the Bus 13

    2.2.1 Motivation 13

    2.2.2 On-Chip Structure 14

    2.2.3 Support for Thread Scheduling 15

    2.2.4 Experiments and Results 16

    2.3 Dynamic Configurable On-Qiip Network with the Hybrid Bus and Networks 18

    2.3.1 Motivation 18

    2.3.2 Bus/NoC Hybrid Interconnection 19

    2.3.3 Component Design 21

    2.3.4 Experiment and Results 23

    2.4 Summary 28

    3 On-Chip Structure and Optimizations 30

    3.1 Introduction 30

    3.2 Dynamic Reconfigurable Networks for I/O-Supported Parallel Applications 31

    3.2.1 Background 31

    3.2.2 Architecture Design 33

    3.2.3 Implementation 37

    3.2.4 Experiments and Analysis 42

    3.3 Critical Path-Driven Routers for the On-Chip Network 46

    3.3.1 Background 46

    3.3.2 Motivation 48

    3.3.3 Architecture 51

    3.3.4 Implementation 53

    3.3.5 Experiments and Analysis 56

    3.4 Transmission Bypass Optimization for On-Chip Cores 60

    3.4.1 Background 60

    3.4.2 Motivation 61

    3.4.3 Design 62

    3.4.4 Implementation 65

    3.4.5 Experiments and Analysis 68

    3.5 Summary 75

    4 On-Chip Networked Memory System for NoC 77

    4.1 Introduction 77

    4.2 Network Main Memory Architecture for NoC 78

    4.2.1 Background 78

    4.2.2 Motivation 80

    4.2.3 Basic NMM Architecture 81

    4.2.4 Management of NMM and Software Model 85

    4.2.5 Experiments and Analysis 87

    4.3 Distributed Memory Management Units Architecture for NoC 94

    4.3.1 Background 94

    4.3.2 Motivation 98

    4.3.3 Architecture Model 100

    4.3.4 Experiments and Analysis 104

    4.4 Summary 108

    5 Efficient Task Mapping Algorithm with Low-Power Design for NoC 110

    5.1 Introduction 110

    5.2 Efficient Task Mapping Algorithm with Power-Aware Optimization for NoC 111

    5.2.1 Background Ill

    5.2.2 Motivation 112

    5.2.3 System Model 114

    5.2.4 Proposed Algorithm Design 119

    5.2.5 Experiments and Analysis 129

    5.3 Energy-Efficient Design of the Microkernel-Based On-Chip OS for NoC 133

    5.3.1 Background 133

    5.3.2 Motivation 134

    5.3.3 Design Overview 136

    5.3.4 Distributed On-Chip Operating System 139

    5.3.5 Experimental Results and Analysis 144

    5.4 Summary 151

    6 Conclusions 153

    References 156
查看详情
相关图书 / 更多
网上多核/众核系统的网络结构和映射算法(英文版)
网上支付对居民储蓄率的影响研究
戴安然
网上多核/众核系统的网络结构和映射算法(英文版)
网上药房政府规制问题研究
赵晓佩
网上多核/众核系统的网络结构和映射算法(英文版)
网上支付与结算(第3版)
李洪心 编著
网上多核/众核系统的网络结构和映射算法(英文版)
网上思想文化阵地建设研究
孟宪平张文君 著
网上多核/众核系统的网络结构和映射算法(英文版)
网上学习导论(第2版)
侯铁翠、徐春华 编
网上多核/众核系统的网络结构和映射算法(英文版)
网上贸易实务(电子商务课改系列教材普通高等学校十三五省级规划教材)
夏名首 编
网上多核/众核系统的网络结构和映射算法(英文版)
网上商城采购理论与实践
平庆忠 主编;中国物流与采购联合会公共采购分会 组织编写
网上多核/众核系统的网络结构和映射算法(英文版)
网上支付与安全
纪琳
网上多核/众核系统的网络结构和映射算法(英文版)
网上店铺运营实务
李云飞 编
网上多核/众核系统的网络结构和映射算法(英文版)
网上电子支付与结算(第3版)
张劲松
网上多核/众核系统的网络结构和映射算法(英文版)
网上支付与结算(第5版)
蔡元萍、赵欣、刘伟伟 编
网上多核/众核系统的网络结构和映射算法(英文版)
网上创业实务(第四版)
史达