EDA技术与Verilog HDL设计/普通高等院校电子电气类“十二五”规划系列教材
出版时间:
2014-07
版次:
1
ISBN:
9787564331634
定价:
32.00
装帧:
平装
开本:
16开
纸张:
胶版纸
页数:
239页
正文语种:
简体中文
6人买过
-
《EDA技术与VerilogHDL设计/普通高等院校电子电气类“十二五”规划系列教材》是针对普通高等院校应用型人才培养而编写的教材,同时可作为相关专业技术人员的参考用书。其主要内容包括:EDA技术慨述、FPGA/CPLD器件结构及其应用、QuartusⅡ集成开发工具及其应用、VeritogHDL结构与要素、VerilogHDL基本语句。
此外,《EDA技术与VerilogHDL设计/普通高等院校电子电气类“十二五”规划系列教材》在专门章节给出了EDA设计实例与EDA技术实验,以强化学生对基本知识的理解和掌握。
《EDA技术与VerilogHDL设计/普通高等院校电子电气类“十二五”规划系列教材》的特色如下:注重实用性,突出实践环节及其特点,把学生引入实际工作环境,强化学生实践能力;体现“问题驱动”的教学思想,融入操作性强、贴近实践的教学实例,遵循“提出问题-分析问题-解决问题”这一认知规律,用“问题”驱动教学,以便于教师授课和启发学生思考。 第1章EDA技术概述
1.1EDA技术的发展历程
1.2EDA技术的特征及设计流程
1.3EDA技术的发展趋势
1.4本书的主要内容及学习重点
习题
第2章FPGA/CPLD器件结构及其应用
2.1PLD器件概述
2.2低密度PLD器件的工作原理与基本结构
2.3常用CPLD器件的工作原理与结构
2.4常用FPGA器件的工作原理与结构
2.5可编程逻辑器件的边界扫描测试技术简介
2.6常用FPGA/CPLD器件的编程与配置
2.7常用FPGA/CPLD器件概述
2.8常用FPGA/CPLD器件的标识及选择
2.9FPGA/CPLD的发展趋势
习题
第3章QuartusⅡ集成开发工具及其应用
3.1QuartusⅡ设计流程概述
3.2QuartusⅡ开发环境主界面
3.3QuarlusⅡ的基本操作——原理图输入法
3.4QuarlusⅡ的基本操作——文本输入法
3.5基于宏功能模块与IP的设计
3.6设计优化与QuarlusⅡ简介
习题
第4章VerilogHDL结构与要素
4.1概述
4.2VerilogHDL的基本结构与描述风格
4.3VerilogHDL语法与要素
习题
第5章VerilogHDL基本语句
5.1VerilogHDL行为描述构成
5.2过程语句
5.3块语句
5.4赋值语句
5.5条件语句
5.6循环语句
5.7任务与函数
5.8编译指示语句与系统函数简介
习题
第6章EDA设计实例
6.1常用组合逻辑电路设计
6.2常用时序逻辑电路设计
6.3存储器设计
6.4有限状态机设计
6.5VerilogHDL综合设计及优化
习题
第7章EDA技术实验
7.1EDA技术实验基本要求
7.2QuartusⅡ软件使用与简单组合电路设计
7.38位移位寄存器的设计
7.4带清零、使能的4位加法计数器设计
7.5基于LPM函数的加法电路设计
7.6深度为4的8位RAM设计
7.7计数器及其LED显示设计
7.8任意8位序列检测器设计
7.9数控脉冲宽度调制信号发生器设计
习题
第8章常见EDA实验开发系统简介
8.1概述
8.2AlteraDE2开发板简介
参考文献
-
内容简介:
《EDA技术与VerilogHDL设计/普通高等院校电子电气类“十二五”规划系列教材》是针对普通高等院校应用型人才培养而编写的教材,同时可作为相关专业技术人员的参考用书。其主要内容包括:EDA技术慨述、FPGA/CPLD器件结构及其应用、QuartusⅡ集成开发工具及其应用、VeritogHDL结构与要素、VerilogHDL基本语句。
此外,《EDA技术与VerilogHDL设计/普通高等院校电子电气类“十二五”规划系列教材》在专门章节给出了EDA设计实例与EDA技术实验,以强化学生对基本知识的理解和掌握。
《EDA技术与VerilogHDL设计/普通高等院校电子电气类“十二五”规划系列教材》的特色如下:注重实用性,突出实践环节及其特点,把学生引入实际工作环境,强化学生实践能力;体现“问题驱动”的教学思想,融入操作性强、贴近实践的教学实例,遵循“提出问题-分析问题-解决问题”这一认知规律,用“问题”驱动教学,以便于教师授课和启发学生思考。
-
目录:
第1章EDA技术概述
1.1EDA技术的发展历程
1.2EDA技术的特征及设计流程
1.3EDA技术的发展趋势
1.4本书的主要内容及学习重点
习题
第2章FPGA/CPLD器件结构及其应用
2.1PLD器件概述
2.2低密度PLD器件的工作原理与基本结构
2.3常用CPLD器件的工作原理与结构
2.4常用FPGA器件的工作原理与结构
2.5可编程逻辑器件的边界扫描测试技术简介
2.6常用FPGA/CPLD器件的编程与配置
2.7常用FPGA/CPLD器件概述
2.8常用FPGA/CPLD器件的标识及选择
2.9FPGA/CPLD的发展趋势
习题
第3章QuartusⅡ集成开发工具及其应用
3.1QuartusⅡ设计流程概述
3.2QuartusⅡ开发环境主界面
3.3QuarlusⅡ的基本操作——原理图输入法
3.4QuarlusⅡ的基本操作——文本输入法
3.5基于宏功能模块与IP的设计
3.6设计优化与QuarlusⅡ简介
习题
第4章VerilogHDL结构与要素
4.1概述
4.2VerilogHDL的基本结构与描述风格
4.3VerilogHDL语法与要素
习题
第5章VerilogHDL基本语句
5.1VerilogHDL行为描述构成
5.2过程语句
5.3块语句
5.4赋值语句
5.5条件语句
5.6循环语句
5.7任务与函数
5.8编译指示语句与系统函数简介
习题
第6章EDA设计实例
6.1常用组合逻辑电路设计
6.2常用时序逻辑电路设计
6.3存储器设计
6.4有限状态机设计
6.5VerilogHDL综合设计及优化
习题
第7章EDA技术实验
7.1EDA技术实验基本要求
7.2QuartusⅡ软件使用与简单组合电路设计
7.38位移位寄存器的设计
7.4带清零、使能的4位加法计数器设计
7.5基于LPM函数的加法电路设计
7.6深度为4的8位RAM设计
7.7计数器及其LED显示设计
7.8任意8位序列检测器设计
7.9数控脉冲宽度调制信号发生器设计
习题
第8章常见EDA实验开发系统简介
8.1概述
8.2AlteraDE2开发板简介
参考文献
查看详情
-
八五品
-
八五品
山东省滨州市
平均发货7小时
成功完成率60.87%
-
八五品
陕西省西安市
平均发货8小时
成功完成率94.81%
-
八五品
山东省枣庄市
平均发货7小时
成功完成率88.02%
-
八五品
山东省枣庄市
平均发货9小时
成功完成率87.64%
-
八五品
四川省成都市
平均发货7小时
成功完成率96.99%
-
八五品
陕西省咸阳市
平均发货8小时
成功完成率93.65%
-
八五品
陕西省西安市
平均发货10小时
成功完成率94.21%
-
八五品
河南省新乡市
平均发货18小时
成功完成率77.07%
-
八五品
四川省成都市
平均发货9小时
成功完成率92.64%
-
八五品
重庆市沙坪坝区
平均发货8小时
成功完成率82.11%
-
八五品
甘肃省兰州市
平均发货18小时
成功完成率79.93%
-
八五品
山东省济南市
平均发货8小时
成功完成率91.98%
-
九五品
江西省南昌市
平均发货14小时
成功完成率89.63%
-
八五品
山东省济南市
平均发货7小时
成功完成率91.47%
-
八五品
山西省运城市
平均发货13小时
成功完成率80.53%
-
八五品
上海市黄浦区
平均发货8小时
成功完成率87.41%
-
九品
江西省南昌市
平均发货12小时
成功完成率91.7%
-
八品
四川省成都市
平均发货7小时
成功完成率91.7%
-
八五品
山东省淄博市
平均发货10小时
成功完成率92.22%
-
八五品
四川省成都市
平均发货8小时
成功完成率94.57%
-
八五品
四川省成都市
平均发货8小时
成功完成率95.95%
-
八五品
四川省成都市
平均发货6小时
成功完成率94.82%
-
八五品
江苏省南京市
平均发货12小时
成功完成率80.33%
-
八五品
重庆市沙坪坝区
平均发货9小时
成功完成率91.06%
-
八五品
河南省周口市
平均发货8小时
成功完成率89.49%
-
八五品
河南省周口市
平均发货7小时
成功完成率92.03%
-
全新
湖南省益阳市
平均发货42小时
成功完成率88.18%
-
八五品
江苏省苏州市
平均发货9小时
成功完成率85.49%
-
九五品
北京市通州区
平均发货15小时
成功完成率95.6%
-
九五品
北京市通州区
平均发货15小时
成功完成率95.6%
-
八五品
湖南省长沙市
平均发货10小时
成功完成率92.43%
-
八五品
山西省运城市
平均发货13小时
成功完成率80.53%
-
全新
广东省广州市
平均发货17小时
成功完成率88.24%
-
八五品
山西省运城市
平均发货14小时
成功完成率69.57%
-
八五品
山西省运城市
平均发货16小时
成功完成率83.33%